1 ;*****************************************************************************
3 ;*****************************************************************************
4 ;* Copyright (C) 2008-2010 x264 project
6 ;* Authors: Loren Merritt <lorenm@u.washington.edu>
7 ;* Holger Lubitz <holger@lubitz.org>
9 ;* This file is part of FFmpeg.
11 ;* FFmpeg is free software; you can redistribute it and/or
12 ;* modify it under the terms of the GNU Lesser General Public
13 ;* License as published by the Free Software Foundation; either
14 ;* version 2.1 of the License, or (at your option) any later version.
16 ;* FFmpeg is distributed in the hope that it will be useful,
17 ;* but WITHOUT ANY WARRANTY; without even the implied warranty of
18 ;* MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
19 ;* Lesser General Public License for more details.
21 ;* You should have received a copy of the GNU Lesser General Public
22 ;* License along with FFmpeg; if not, write to the Free Software
23 ;* Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
24 ;******************************************************************************
26 %define private_prefix ff
27 %define public_prefix avpriv
28 %define cpuflags_mmxext cpuflags_mmx2
30 %include "libavutil/x86/x86inc.asm"
38 punpckh%1 m%4, m%2, m%3
45 punpckl%1 m%4, m%2, m%3
46 punpckh%1 m%2, m%2, m%3
51 unpcklps m%3, m%1, m%2
52 unpckhps m%1, m%1, m%2
56 %macro TRANSPOSE4x4B 5
57 SBUTTERFLY bw, %1, %2, %5
58 SBUTTERFLY bw, %3, %4, %5
59 SBUTTERFLY wd, %1, %3, %5
60 SBUTTERFLY wd, %2, %4, %5
64 %macro TRANSPOSE4x4W 5
65 SBUTTERFLY wd, %1, %2, %5
66 SBUTTERFLY wd, %3, %4, %5
67 SBUTTERFLY dq, %1, %3, %5
68 SBUTTERFLY dq, %2, %4, %5
72 %macro TRANSPOSE2x4x4B 5
73 SBUTTERFLY bw, %1, %2, %5
74 SBUTTERFLY bw, %3, %4, %5
75 SBUTTERFLY wd, %1, %3, %5
76 SBUTTERFLY wd, %2, %4, %5
77 SBUTTERFLY dq, %1, %2, %5
78 SBUTTERFLY dq, %3, %4, %5
81 %macro TRANSPOSE2x4x4W 5
82 SBUTTERFLY wd, %1, %2, %5
83 SBUTTERFLY wd, %3, %4, %5
84 SBUTTERFLY dq, %1, %3, %5
85 SBUTTERFLY dq, %2, %4, %5
86 SBUTTERFLY qdq, %1, %2, %5
87 SBUTTERFLY qdq, %3, %4, %5
90 %macro TRANSPOSE4x4D 5
91 SBUTTERFLY dq, %1, %2, %5
92 SBUTTERFLY dq, %3, %4, %5
93 SBUTTERFLY qdq, %1, %3, %5
94 SBUTTERFLY qdq, %2, %4, %5
98 ; identical behavior to TRANSPOSE4x4D, but using SSE1 float ops
99 %macro TRANSPOSE4x4PS 5
100 SBUTTERFLYPS %1, %2, %5
101 SBUTTERFLYPS %3, %4, %5
102 movlhps m%5, m%1, m%3
105 movlhps m%5, m%2, m%4
110 %macro TRANSPOSE8x8W 9-11
112 SBUTTERFLY wd, %1, %2, %9
113 SBUTTERFLY wd, %3, %4, %9
114 SBUTTERFLY wd, %5, %6, %9
115 SBUTTERFLY wd, %7, %8, %9
116 SBUTTERFLY dq, %1, %3, %9
117 SBUTTERFLY dq, %2, %4, %9
118 SBUTTERFLY dq, %5, %7, %9
119 SBUTTERFLY dq, %6, %8, %9
120 SBUTTERFLY qdq, %1, %5, %9
121 SBUTTERFLY qdq, %2, %6, %9
122 SBUTTERFLY qdq, %3, %7, %9
123 SBUTTERFLY qdq, %4, %8, %9
127 ; in: m0..m7, unless %11 in which case m6 is in %9
128 ; out: m0..m7, unless %11 in which case m4 is in %10
129 ; spills into %9 and %10
133 SBUTTERFLY wd, %1, %2, %7
136 SBUTTERFLY wd, %3, %4, %2
137 SBUTTERFLY wd, %5, %6, %2
138 SBUTTERFLY wd, %7, %8, %2
139 SBUTTERFLY dq, %1, %3, %2
142 SBUTTERFLY dq, %2, %4, %3
143 SBUTTERFLY dq, %5, %7, %3
144 SBUTTERFLY dq, %6, %8, %3
145 SBUTTERFLY qdq, %1, %5, %3
146 SBUTTERFLY qdq, %2, %6, %3
149 SBUTTERFLY qdq, %3, %7, %2
150 SBUTTERFLY qdq, %4, %8, %2
159 ; PABSW macro assumes %1 != %2, while ABS1/2 macros work in-place
163 %elif cpuflag(mmxext)
181 %macro PSIGNW_SSSE3 2
188 %elif cpuflag(mmxext) ; a, tmp
204 %elif cpuflag(mmxext) ; a, b, tmp0, tmp1
211 %else ; a, b, tmp0, tmp1
223 %macro ABSB 2 ; source mmreg, temp mmreg (unused for ssse3)
233 %macro ABSB2 4 ; src1, src2, tmp1, tmp2 (tmp1/2 unused for SSSE3)
268 movd %1, [%2-3] ;to avoid crossing a cacheline
285 %macro HADDD 2 ; sum junk
288 vextracti128 %2, %1, 1
293 %if cpuflag(xop) && sizeof%1 == 16
299 %if notcpuflag(xop) || sizeof%1 != 16
301 PSHUFLW %2, %1, q0032
312 %macro HADDW 2 ; reg, tmp
313 %if cpuflag(xop) && sizeof%1 == 16
326 palignr %1, %2, %3, %4
330 %elif cpuflag(mmx) ; [dst,] src1, src2, imm, tmp
342 psllq %%dst, (8-%3)*8
379 %elif cpuflag(3dnowext)
388 %macro DEINTB 5 ; mask, reg1, mask, reg2, optional src to fill masks from
390 pand m%3, m%5, m%4 ; src .. y6 .. y4
391 pand m%1, m%5, m%2 ; dst .. y6 .. y4
394 pand m%3, m%1, m%4 ; src .. y6 .. y4
395 pand m%1, m%1, m%2 ; dst .. y6 .. y4
397 psrlw m%2, 8 ; dst .. y7 .. y5
398 psrlw m%4, 8 ; src .. y7 .. y5
419 %macro SUMSUB_BADC 5-6
421 SUMSUB_BA %1, %2, %3, %6
422 SUMSUB_BA %1, %4, %5, %6
466 psra%1 m%5, m%2, 1 ; %3: %3>>1
467 psra%1 m%4, m%3, 1 ; %2: %2>>1
468 padd%1 m%4, m%2 ; %3: %3>>1+%2
469 psub%1 m%5, m%3 ; %2: %2>>1-%3
475 psra%1 m%3, 1 ; %3: %3>>1
476 psra%1 m%2, 1 ; %2: %2>>1
477 padd%1 m%3, %5 ; %3: %3>>1+%2
478 psub%1 m%2, %4 ; %2: %2>>1-%3
484 SUMSUB_BADC w, %4, %1, %3, %2, %5
485 SUMSUB_BA w, %3, %4, %5
486 SUMSUB2_AB w, %1, %2, %5
487 SWAP %1, %3, %4, %5, %2
489 SUMSUB_BADC w, %4, %1, %3, %2
492 SUMSUB2_AB w, %1, [%5], %2
499 SUMSUBD2_AB %1, %3, %5, %7, %6
500 ; %3: %3>>1-%5 %5: %3+%5>>1
501 SUMSUB_BA %1, %4, %2, %7
502 ; %4: %2+%4 %2: %2-%4
503 SUMSUB_BADC %1, %5, %4, %3, %2, %7
504 ; %5: %2+%4 + (%3+%5>>1)
505 ; %4: %2+%4 - (%3+%5>>1)
506 ; %3: %2-%4 + (%3>>1-%5)
507 ; %2: %2-%4 - (%3>>1-%5)
510 SUMSUBD2_AB %1, %3, %5, [%6], [%6+16]
512 SUMSUBD2_AB %1, %3, %5, [%6], [%6+32]
515 SUMSUB_BADC %1, %5, %4, %3, %2
518 ; %2: %2+%4 + (%3+%5>>1) row0
519 ; %3: %2-%4 + (%3>>1-%5) row1
520 ; %4: %2-%4 - (%3>>1-%5) row2
521 ; %5: %2+%4 - (%3+%5>>1) row3
546 movhps [%5+%6+32], m%1
547 movhps [%5+%6+40], m%2
548 movhps [%5+%6+48], m%3
549 movhps [%5+%6+56], m%4
552 %macro LOAD_DIFF_8x4P 7-10 r0,r2,0 ; 4x dest, 2x temp, 2x pointer, increment?
553 LOAD_DIFF m%1, m%5, m%7, [%8], [%9]
554 LOAD_DIFF m%2, m%6, m%7, [%8+r1], [%9+r3]
555 LOAD_DIFF m%3, m%5, m%7, [%8+2*r1], [%9+2*r3]
556 LOAD_DIFF m%4, m%6, m%7, [%8+r4], [%9+r5]
584 %macro STORE_DIFFx2 8 ; add1, add2, reg1, reg2, zero, shift, source, stride
599 %macro PMINUB 3 ; dst, src, ignored
602 %else ; dst, src, tmp
610 %if cpuflag(avx2) && %3 == 0
613 pshuflw %1, %2, (%3)*0x55
615 %elif cpuflag(mmxext)
616 pshufw %1, %2, (%3)*0x55
644 %macro CLIPW 3 ;(dst, min, max)
649 %macro PMINSD_MMX 3 ; dst, src, tmp
657 %macro PMAXSD_MMX 3 ; dst, src, tmp
665 %macro CLIPD_MMX 3-4 ; src/dst, min, max, tmp
666 PMINSD_MMX %1, %3, %4
667 PMAXSD_MMX %1, %2, %4
670 %macro CLIPD_SSE2 3-4 ; src/dst, min (float), max (float), unused
677 %macro CLIPD_SSE41 3-4 ; src/dst, min, max, unused
682 %macro VBROADCASTSS 2 ; dst xmm/ymm, src m32
691 %macro VBROADCASTSD 2 ; dst xmm/ymm, src m64
692 %if cpuflag(avx) && mmsize == 32
702 %macro SHUFFLE_MASK_W 8
714 %macro PMOVSXWD 2; dst, src
727 %macro %1 5-8 %2, %3, %4
740 PMA_EMU PMACSWW, pmacsww, pmullw, paddw
741 PMA_EMU PMACSDD, pmacsdd, pmulld, paddd ; sse4 emulation
742 PMA_EMU PMACSDQL, pmacsdql, pmuldq, paddq ; sse4 emulation
743 PMA_EMU PMADCSWD, pmadcswd, pmaddwd, paddd
745 ; Wrapper for non-FMA version of fmaddps
747 %if cpuflag(fma3) || cpuflag(fma4)
748 fmaddps %1, %2, %3, %4